ADI/亚德诺 AD9361BBCZ 捷变收发器
发布时间: 2023/3/3 10:29:54 | 200 次阅读
AD9361是一款高性能、高度集成的射频(RF)灵活收发器? 设计用于3G和4G基站应用。其可编程性和宽带能力使其成为广泛收发器应用的理想选择。该设备将射频前端与灵活的混合信号基带部分和集成频率合成器相结合,通过向处理器提供可配置的数字接口简化了设计。AD9361接收器本振在70 MHz至6.0 GHz的范围内工作,发射器本振在47 MHz至6.0 GHz范围内工作。本振覆盖大多数许可和未许可频段。支持从200 kHz到56 MHz的信道带宽。
两个独立的直接转换接收器具有的噪声系数和线性度。每个接收(RX)子系统包括独立的自动增益控制(AGC)、直流偏移校正、正交校正和数字滤波,从而消除了在数字基带中对这些功能的需要。AD9361还具有可外部控制的灵活手动增益模式。每个通道的两个高动态范围模数转换器(ADC)将接收到的I和Q信号数字化,并将其通过可配置的抽取滤波器和128抽头有限冲激响应(FIR)滤波器,以适当的采样率产生12位输出信号。
发射器使用直接转换架构,以超低噪声实现高调制精度。这种发射器设计产生了同类的TX误差矢量幅值(EVM)<?40 dB,允许外部功率放大器(PA)选择的显著系统裕度。车载发射(TX)功率监测器可用作功率检测器,实现高精度的发射功率测量。
全集成锁相环(PLL)为所有接收和发射信道提供低功率分数N频率合成。频分双工(FDD)系统要求的信道隔离被集成到设计中。所有压控振荡器和环路滤波器组件都是集成的。AD9361的可以直接由1.3 V调节器供电。该集成电路通过一个标准的4线串行端口和四个实时输入/输出控制引脚进行控制。包括全面的断电模式,以尽量减少正常使用期间的功耗。AD9361封装在10 mm?10 mm、144球芯片级封装球栅阵列(CSP_BGA)中。
■特征
▲带有集成12位DAC和ADC的射频2?2收发器
▲TX频段:47 MHz至6.0 GHz
▲接收频带:70 MHz至6.0 GHz
▲支持TDD和FDD操作
▲可调信道带宽:<200 kHz至56 MHz
▲双接收器:6个差分或12个单端输入
▲卓越的接收器灵敏度,在800 MHz LO下的噪声系数为2 dB
▲接收增益控制
●用于手动增益的实时监控信号
●独立自动增益控制
▲双发射器:4个差分输出
▲高线性宽带发射器
▲TX EVM:≤?40分贝
▲TX噪声:≤?157 dBm/Hz噪声地板
▲TX:≥66 dB动态范围,1 dB精度
▲集成分数N合成器
●2.4 Hz本地振荡器(LO)步长
▲多芯片同步
▲CMOS/LVDS数字接口